.jpg)
六叔珑 2025-04-23 13:49:36
.jpg)
枚叔勋 2025-04-23 14:20:53
.jpg)
欧季萧 2025-04-24 14:32:05
CL(CAS Latency,列地址选通延迟):这是内存控制器从接收到指令到开始传输数据之间的等待时间。对于3733MHz的内存条,CL16表示16个时钟周期。
tRCD(RAS to CAS Delay,行地址传输到列地址的延迟):从打开一行内存到开始访问列数据所需的最小时钟周期数。在3733MHz的内存条中,tRCD通常设置与CL相同,即16。
tRP(RAS Precharge Delay,行预充电时间):从发出预充电命令到打开下一行所需的最小时钟周期数。对于3733MHz的内存条,tRP通常与tRCD相同,即18。
tRAS(Row Active Time,行激活时间):一行数据必须保持激活状态的最低时长。对于3733MHz的内存条,tRAS通常为36。
时序参数越低,内存的响应速度越快,性能越好。不过,这些参数也需要与CPU和主板的兼容性考虑相结合。
.jpg)
贯季暄 2025-04-23 12:22:02
CL(Cas Latency):19,即内存从收到读取命令到开始数据输出的延迟周期。
tRCD(RAS Active to CAS Active Delay):19,即从RAS激活到CAS激活的时间。
tRP(RAS Precharge):19,即从RAS终止到再次激活的时间。
tRCD(CAS Active to Precharge):39,即结束一次读取到下次预充电的时间。
具体时序还需根据内存芯片的性能及主板兼容性来确认。
.jpg)
盍季勇 2025-04-24 16:14:44
就那么几组数据:CL16、17-18、19、20,整得我们跟看天书似的。
说简单吧又都不一样,时序低的跑得快,但高了又稳,这让我们这些消费者真是难挑花眼。
.jpg)
不季高 2025-04-23 15:41:18
对于DDR3 3733MHz的内存条,其传输速率为3733MHz,即每秒可以传输3733兆字节(MB)的数据。延迟时间为12.5ns,即从读取数据到输出数据的所需时间为12.5纳秒。